DDR6043是一款低成本硬件处理开发平台,采用业内高性能16位模拟转换芯片AD9268BCPZ-125,采样率最高125M,结合数字信号处理芯片FPGA(EP3C120),和1片DSP(TMS320C6455)芯片,实现无线电信号高速采集和高速信号处理。开发平台采用USB2.0高速接口、蓝牙接口,配合板载大容量FIFO,这些接口都支持实时传输, FPGA和USB2.0通信仅需简单的FIFO接口协议,从而简化开发。
产品特色
◆FPGA芯片: ALTERA FPGA芯片EP3C120F780C8,板载一片ALTERA高性能CYCLONE III芯片EP3C120,速度等级C8,近120万个LEs。
◆DSP芯片:DSP芯片TMS320C6455(1.2G),板载1片TI C6000 DSP芯片TMS320C6455,主频1.2GHz,包括基于新的增强型 C64x+ DSP 内核的器件。
◆FPGA和DSP通信速度:32位高速EMIFA总线,工作时钟125MHz。
◆AD输入:板载1片AD公司高端模拟芯片AD9268-125,共2个采集通道。
◆AD指标:分辨率16bit,采样率125M,输入范围2Vpp,模拟输入带宽30MHz。
◆采样钟:板上1片OC20封装OCXO 10M晶振,温度指标0.05PPM。
◆USB接口:标准USB2.0接口:实时传输速度36Mbytes/S。
◆操作系统: windows操作系统。
◆丰富接口:蓝牙,USB2.0。
◆蓝牙通信接口:蓝牙波特率57600。
◆程序在线升级:通过USB2.0接口,可实现DSP和FPGA程序的在线升级功能,FPGA和DSP各有512Mbit的FLASH,可实现多种程序的加载。
◆工作温度:0-50℃,支持工业级版本,联系我们。
◆开发包:提供FPGA和DSP开发工具,提供主要功能测试源程序,提供接口测试例子程序。
◆板载供电:电压6~14V,功耗<10W。
应用场合:通信,信号处理。
系统框图
订购信息
根据需求裁剪、定制